Dimensionnement automatique d'un circuit ...
Document type :
Communication dans un congrès avec actes
Title :
Dimensionnement automatique d'un circuit analogique à l'aide des transistors de référence
Author(s) :
Iskander, Ramy [Auteur]
Circuits Intégrés Numériques et Analogiques [CIAN]
Louërat, Marie-Minerve [Auteur]
Circuits Intégrés Numériques et Analogiques [CIAN]
Kaiser, Andreas [Auteur]
Institut d’Électronique, de Microélectronique et de Nanotechnologie - UMR 8520 [IEMN]
Circuits Intégrés Numériques et Analogiques [CIAN]
Louërat, Marie-Minerve [Auteur]
Circuits Intégrés Numériques et Analogiques [CIAN]
Kaiser, Andreas [Auteur]
Institut d’Électronique, de Microélectronique et de Nanotechnologie - UMR 8520 [IEMN]
Conference title :
TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications
City :
Strasbourg
Country :
France
Start date of the conference :
2006-10
Book title :
TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications
HAL domain(s) :
Informatique [cs]
French abstract :
Cet article propose une méthode pour calculer les dimensions et la polarisation des transistors d’un circuit analogique CMOS en se fondant sur la connaissance du concepteur, sans avoir recours à un simulateur. Cette méthode ...
Show more >Cet article propose une méthode pour calculer les dimensions et la polarisation des transistors d’un circuit analogique CMOS en se fondant sur la connaissance du concepteur, sans avoir recours à un simulateur. Cette méthode suppose que le circuit est décrit comme une hiérarchie de modules et de dispositifs élémentaires dans le langage CAIRO+. Un dispositif élémentaire est composé d’un petit nombre de transistors interconnectés, parmi lesquels on définit un transistor de référence, qui contrôle le dimensionnement et la polarisation des autres transistors au sein du dispositif. Ce contrôle est exprimé sous la forme d’un graphe de dépendances. On peut construire le graphe de dépendance du circuit entier à partir de sa description hiérarchique. Celui-ci permet d’assurer que les contraintes électriques sont satisfaites par construction. Cette méthode est illustrée par le calcul automatique de la polarisation et du dimensionnement d’un OTA deux étages.Show less >
Show more >Cet article propose une méthode pour calculer les dimensions et la polarisation des transistors d’un circuit analogique CMOS en se fondant sur la connaissance du concepteur, sans avoir recours à un simulateur. Cette méthode suppose que le circuit est décrit comme une hiérarchie de modules et de dispositifs élémentaires dans le langage CAIRO+. Un dispositif élémentaire est composé d’un petit nombre de transistors interconnectés, parmi lesquels on définit un transistor de référence, qui contrôle le dimensionnement et la polarisation des autres transistors au sein du dispositif. Ce contrôle est exprimé sous la forme d’un graphe de dépendances. On peut construire le graphe de dépendance du circuit entier à partir de sa description hiérarchique. Celui-ci permet d’assurer que les contraintes électriques sont satisfaites par construction. Cette méthode est illustrée par le calcul automatique de la polarisation et du dimensionnement d’un OTA deux étages.Show less >
Language :
Français
Peer reviewed article :
Oui
Audience :
Nationale
Popular science :
Non
Source :