Détection et évaluation des tensions de ...
Document type :
Communication dans un congrès avec actes
Title :
Détection et évaluation des tensions de décalage d'un circuit analogique
Author(s) :
Iskander, Ramy [Auteur]
Circuits Intégrés Numériques et Analogiques [CIAN]
Louërat, Marie-Minerve [Auteur]
Circuits Intégrés Numériques et Analogiques [CIAN]
Kaiser, Andreas [Auteur]
Institut d’Électronique, de Microélectronique et de Nanotechnologie - UMR 8520 [IEMN]
Circuits Intégrés Numériques et Analogiques [CIAN]
Louërat, Marie-Minerve [Auteur]
Circuits Intégrés Numériques et Analogiques [CIAN]
Kaiser, Andreas [Auteur]
Institut d’Électronique, de Microélectronique et de Nanotechnologie - UMR 8520 [IEMN]
Conference title :
TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications
City :
Lyon
Country :
France
Start date of the conference :
2007
Book title :
TAISA Colloque sur le Traitement Analogique de l'Information du Signal et ses Applications
HAL domain(s) :
Informatique [cs]
French abstract :
Nous avons précédemment conçu une méthode pour dimensionner et polariser un circuit analogique en nous appuyant sur un graphe de dépendance. Cependant, à cause du nombre élevé de degrés de liberté présents dans un circuit ...
Show more >Nous avons précédemment conçu une méthode pour dimensionner et polariser un circuit analogique en nous appuyant sur un graphe de dépendance. Cependant, à cause du nombre élevé de degrés de liberté présents dans un circuit analogique, des conflits peuvent apparaître dans ce graphe. Ici, nous proposons d’améliorer notre méthode en détectant automatiquement les conflits et en introduisant un degré de liberté supplémentaire pour les résoudre sous la forme d’une tension de décalage systématique. Lors du parcours du graphe, la tension de décalage systématique est calculée automatiquement comme la différence des tensions des nœuds en conflits, puis elle peut être ramenée sur une entrée du circuit. Nous illustrons cette méthode par l’exemple d’un OTA deux-étages à sortie non-différentielle.Show less >
Show more >Nous avons précédemment conçu une méthode pour dimensionner et polariser un circuit analogique en nous appuyant sur un graphe de dépendance. Cependant, à cause du nombre élevé de degrés de liberté présents dans un circuit analogique, des conflits peuvent apparaître dans ce graphe. Ici, nous proposons d’améliorer notre méthode en détectant automatiquement les conflits et en introduisant un degré de liberté supplémentaire pour les résoudre sous la forme d’une tension de décalage systématique. Lors du parcours du graphe, la tension de décalage systématique est calculée automatiquement comme la différence des tensions des nœuds en conflits, puis elle peut être ramenée sur une entrée du circuit. Nous illustrons cette méthode par l’exemple d’un OTA deux-étages à sortie non-différentielle.Show less >
Language :
Français
Peer reviewed article :
Oui
Audience :
Nationale
Popular science :
Non
Source :