Design Space Exploration on Heterogeneous ...
Type de document :
Communication dans un congrès avec actes
DOI :
Titre :
Design Space Exploration on Heterogeneous SoC: The H.264 encoder case-study
Auteur(s) :
Bouain, Mokhtar [Auteur]
Dynamic Reconfigurable Massively Parallel Architectures and Languages [DREAMPAL]
Laboratoire d'Automatique, de Mécanique et d'Informatique industrielles et Humaines - UMR 8201 [LAMIH]
Ben Atitallah, Rabie [Auteur]
Dynamic Reconfigurable Massively Parallel Architectures and Languages [DREAMPAL]
Laboratoire d'Automatique, de Mécanique et d'Informatique industrielles et Humaines - UMR 8201 [LAMIH]
Ben Atitallah, Ahmed [Auteur]
Laboratoire d'électronique et des technologies de l'Information [Sfax] [LETI]
Masmoudi, Nouri [Auteur]
École Nationale d'Ingénieurs de Sfax | National School of Engineers of Sfax [ENIS]
Dekeyser, Jean Luc [Auteur]
Dynamic Reconfigurable Massively Parallel Architectures and Languages [DREAMPAL]
Laboratoire d'Informatique Fondamentale de Lille [LIFL]
Dynamic Reconfigurable Massively Parallel Architectures and Languages [DREAMPAL]
Laboratoire d'Automatique, de Mécanique et d'Informatique industrielles et Humaines - UMR 8201 [LAMIH]
Ben Atitallah, Rabie [Auteur]
Dynamic Reconfigurable Massively Parallel Architectures and Languages [DREAMPAL]
Laboratoire d'Automatique, de Mécanique et d'Informatique industrielles et Humaines - UMR 8201 [LAMIH]
Ben Atitallah, Ahmed [Auteur]
Laboratoire d'électronique et des technologies de l'Information [Sfax] [LETI]
Masmoudi, Nouri [Auteur]
École Nationale d'Ingénieurs de Sfax | National School of Engineers of Sfax [ENIS]
Dekeyser, Jean Luc [Auteur]
Dynamic Reconfigurable Massively Parallel Architectures and Languages [DREAMPAL]
Laboratoire d'Informatique Fondamentale de Lille [LIFL]
Titre de la manifestation scientifique :
Colloque GDR SOC-SIP 2013
Ville :
Lyon
Pays :
France
Date de début de la manifestation scientifique :
2013-06-10
Date de publication :
2013-06-10
Mot(s)-clé(s) en anglais :
SOC
Zynq
accelerator
H.264
FPGA
ARM Cortex A9
Zynq
accelerator
H.264
FPGA
ARM Cortex A9
Discipline(s) HAL :
Informatique [cs]
Informatique [cs]/Systèmes embarqués
Informatique [cs]/Systèmes embarqués
Résumé en anglais : [en]
This paper deals with design challenges intrinsic in nowadays heterogeneous System on Chip (SoC) embedding multicore processors and reconfigurable fabrics. These new archi-tectures yield to software/hardware execution model ...
Lire la suite >This paper deals with design challenges intrinsic in nowadays heterogeneous System on Chip (SoC) embedding multicore processors and reconfigurable fabrics. These new archi-tectures yield to software/hardware execution model supporting dynamicity and parallelism management at the same level which comes with additional complexity in the design flow. This new hardware paradigm opens many opportunities for research since there is a lack of CAD tools to map efficiently applications on such technology taking into consideration different trade-offs between performance, power consumption, Quality of service (QoS), etc. In this paper, we present preliminary results taking as example the H.264/AVC encoder using the Zynq 7000 based platform.Lire moins >
Lire la suite >This paper deals with design challenges intrinsic in nowadays heterogeneous System on Chip (SoC) embedding multicore processors and reconfigurable fabrics. These new archi-tectures yield to software/hardware execution model supporting dynamicity and parallelism management at the same level which comes with additional complexity in the design flow. This new hardware paradigm opens many opportunities for research since there is a lack of CAD tools to map efficiently applications on such technology taking into consideration different trade-offs between performance, power consumption, Quality of service (QoS), etc. In this paper, we present preliminary results taking as example the H.264/AVC encoder using the Zynq 7000 based platform.Lire moins >
Langue :
Anglais
Comité de lecture :
Oui
Audience :
Internationale
Vulgarisation :
Non
Collections :
Source :
Fichiers
- https://hal.inria.fr/hal-01353349/document
- Accès libre
- Accéder au document
- http://aif.cedram.org/cedram-bin/article/AIF_2013__63_1_1_0.pdf
- Accès libre
- Accéder au document
- https://hal.inria.fr/hal-01353349/document
- Accès libre
- Accéder au document
- https://hal.inria.fr/hal-01353349/document
- Accès libre
- Accéder au document
- document
- Accès libre
- Accéder au document
- paper.pdf
- Accès libre
- Accéder au document
- document
- Accès libre
- Accéder au document
- paper.pdf
- Accès libre
- Accéder au document